电路中的ESD是啥使用Verilog实现的吗

谢邀ESD(Electro-Static discharge)静电释放。电路上也通常指用于作为静电保护器件不收静电干扰、损坏的元器件。一般可以用电阻、TVS管、稳压管等作ESD器件,其中TVS管最常见(其他的基本都是辅助或打酱油的)。属于模电的范畴。(貌似题主自己也知道把,因为你选了个“模拟电路”的标签却没选“数字电路”)所以,用作数电芯片的硬件描述语言是很难用程序写一个ESD器件出来的(最多是IO口处做一下下拉电阻,这样可以稍稍的防止静电干扰,只是稍稍)。
■网友
做过的PowerMOS ESD protection一般是在G S 之间做一个PNPN的结构,使得静电击穿发生在GS PN结之间而不是gate oxideIC的情况我不清楚
■网友
知道ESD,不熟Verilog即使是模拟的仿真器,也仿不了ESD
■网友
额。。。。。真是复杂化了,首先ESD是“IC内部,放置在每个引脚附近,用于吸收从外部环境向引脚引入芯片内部的静电干扰,防止内部器件损坏的一种功率型器件结构‘,于是:1)因为是特殊的功率器件”结构“所以都没法用程序写的,甚至于有的版图都是单独画的2)ESD很少是靠外部元件保护,是因为你要考虑IC没焊在板子上时(比如抓在手里)被静电打了怎么办3)只要认为有可能被静电打坏的引脚,都会加装ESD结构,比如PowerMOS,D和S不用加,只需要在G加就可以4)FPGA那两家公司不是傻子,既然知道你做不出来ESD,必然早就在各个引脚上都做好ESD了,只是这部分不会受程序影响而已。5)如果你是数模混合芯片,请叫模拟设计人员帮你按照相同电压下模拟电路的layout标准”画一个“ESD结构出来(注意是画一个,不是玩玩仿真)6)如果你啥都不知道,问工艺厂要,厂家单独会给布局结构说明7)如果要不到,那就在引脚PAD边上画一个个头非常大的二极管反向接地(类似稳压管作用)就可以了,也可以用MOS管接成二极管形式半夜搬砖,就不用叫我雷锋了~~~~
■网友
ESD一般是芯片PIN脚外部加TVS管来钳位电压值,某些芯片也可以在内部加防ESD电路,但成本应该很高。
■网友
可以查一下相关文献 ESD generator

■网友
【电路中的ESD是啥使用Verilog实现的吗】 看来上年薪百万 千万的都没电子工程师的事情! 这个问题都没人好好回答下吗?

■网友
稍微给 @陈俊直 补充点,既然提到Verilog,那肯定是用FPGA类芯片了,这类芯片里,不会有ESD电路功能。PLD FPGA 里边没有材料给你组成ESD电路。必经他们是给数字逻辑准备的。多说一句,目前FPGA公司(其实就那2家了...)大方向是兼容个ARM(或者其他的核)进去呵呵,以后纯ARM芯片不好卖喽~~(您们见过FPGA里放8051的嘛.....这帮疯子)


    推荐阅读