「与非网」PCIE-PCB设计规范( 二 )


「与非网」PCIE-PCB设计规范
文章图片
图3PCI-E差分对长度匹配设计
为了最小化长度的不匹配 , 左弯曲的数量应该尽可能的和右弯曲的数量相等 。 当一段蛇形线用来和另外一段走线来进行长度匹配 , 每段长弯折的长度必须大于三倍线宽 。 蛇形线弯折部分和差分线的另一条线的最大距离必须小于正常差分线距的两倍 。 并且 , 当采用多重弯曲布线到一个管脚进行长度匹配时非匹配部分的长度应该小于等于45mil 。
(6)PCI-E需要在发射端和接收端之间交流耦合 , 并且耦合电容一般是紧靠发射端 。
差分对两个信号的交流耦合电容必须有相同的电容值 , 相同的封装尺寸 , 并且位置对称 。 如果可能的话 , 传输对差分线应该在顶层走线 。 电容值必须介于75nF到200nF之间 , 最好是100nF 。 推荐使用0402的贴片封装 , 0603的封装也是可接受的 , 但是不允许使用插件封装 。 差分对的两个信号线的电容器输入输出走线应当对称的 。 尽量减少追踪分离匹配 , 差分对走线分离到管脚的的长度也应尽量短 。


推荐阅读